## Preparação Teste

- Flip flop
- Registrador
- Contador
- Maquina com contador em memória
- Maquina com porta
- Maquina em memória para controle (elevador)
- Maquina para memória cache

Contador para sequencia 0,2,0,3,0,2,0,3... solução 4 estados



Contador para sequencia 0,2,0,3,0,2,0,3... solução 4 estados



0 = 00 tudo desligado

2 = 10 liga motor sobe

0 = 00 desliga

3 = 11 liga motor e desce



# Estado

1

2

3

#### Proximo Saida

1 C

2 2

3 0

0 3

| Estado | Proximo | Saida |
|--------|---------|-------|
| 0      | 1=01    | 0=00  |
| 1      | 2=10    | 2=10  |
| 2      | 3=11    | 0=00  |
| 3      | 0=00    | 3=11  |
| Estado | Proximo | Saida |
| 0      | 01      | 00 =4 |
| 1      | 10      | 10 =A |
| 2      | 11      | 00 =C |
| 3      | 00      | 11 =3 |

4 bits2 bits para proximo

2 bits para saida



#### ROM em VHDL

```
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.Numeric Std.all;
entity rom contador1 is
 port (address : in std_logic_vector (1 downto 0);
     data: out std logic vector (3 downto 0));
end entity rom_contador1;
architecture fsmrom of rom_contador1 is
 type rom_array is array (0 to 3) of std_logic_vector(3 downto 0);
 constant rom : rom_array := ("0100",
                    "1010",
                    "1100".
                    "0011"
begin
 data <= rom(to_integer(unsigned(address)));</pre>
end architecture fsmrom;
```

#### Usando a ROM com FSM

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
library work;
use work.ALL;
use IEEE.Numeric Std.all;
entity fsm contador1 is
port ( clk : in std_logic;
         count : out std_logic_vector(1 downto 0));
end fsm_contador1;
architecture Behavioral of fsm contador1 is
signal address: std_logic_vector(1 downto 0);
signal data: std logic vector(3 downto 0);
begin
rom : entity work.rom_contador1 port map(address,data);
fsmMemory: process(clk)
 begin
    if (clk = '1' and clk'event) then
         address <= data(3 downto 2);</pre>
                                                             Síncrono para a Maquina
         count <= data(1 downto 0);</pre>
                                                             De estados funcionar....
    end if:
 end process;
```

end Behavioral:

- Contador com uma entrada A
- Se A=0, contar 0,1,2,3,0,1,2,3,.....
- Se A=1, contar 3,2,1,0,3,2,1,0,....





Tabela ???

4 estados, 1 entrada, 2 bits de saida



| Α | Estado | Proximo | Saida |
|---|--------|---------|-------|
| 0 | 00     | 01      | 0     |
| 0 | 01     | 10      | 1     |
| 0 | 10     | 11      | 2     |
| 0 | 11     | 00      | 3     |
| 1 | 00     | 11      | 3     |
|   |        |         |       |



| Estado | A | Proximo | Saida |
|--------|---|---------|-------|
| 00     | 0 | 01      | 0     |
| 00     | 1 | 11      | 3     |
| 01     | 0 | 10      | 1     |
| 01     | 1 | 00      | 0     |
| 10     |   |         |       |
|        |   |         |       |

#### Circuito com entrada



#### Ex4 teste 2011



A com 1 bit A=0 fazer 0,2,1,3,0,2,1,3

A=1 fazer 0,1,0,1,.....

#### Ex4 teste 2011



A com 1 bit A=0 fazer 0,2,1,3,0,2,1,3

A=1 fazer 0,1,0,1,.....